Доставка цветов в Севастополе: SevCvety.ru
Главная -> Конструктирование оптикоэлектронной аппаратуры

0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 [63] 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78

Информация

dbiSon разряда (зописьТ

А1... о ,..ANf,

Выбор разряда считывание)

Буферная память

Буферная память

Буферная помять

АДК-дешиф-ратор

Ключи сегментов

Тактовый аенератор

-J-i

\ С

\

S

-J-1

1 г

°-х-1

<1 R1

Ключ разряда

Ключ разряда

Рис. 9.4. Мультиплексное управление ПЗСИ

ВОЙ частотой f. Таким образом, каждый из Np разрядов включен в течение времени tKnNp/f.

Информация определенного разряда хранится в соответствующей памяти в двоичном параллельном коде (записана адресами Al...ANp от общей ДК-магистрали). Одновременно с включением общего катода первого разряда СУ подключает его буферную память. ДК-информация по общей внутренней магистрали поступает на вход дешифратора, преобразуется в десятичный код, усиливается и отображается сегментами первого индикатора в течение времени ?bmi. В следующий промежуток времени вклг по команде СУ на вход дешифратора поступает информация из буферной памяти второго разряда, которая и отображается сегментами второго индикатора, и т. д.

Принципиальная особенность данной схемы включения состоит в том, что средний ток /пр.ср=/пр.ивкл/=/пр.и/Лр. Поэтому по сравнению с системой максимально допустимых режимов эксплуатации одноразрядных сегментных индикаторов она должна быть дополнена максимально допустимым импульсным током /пр.и.макс при максимально допустимой длительности, импульса тока вкл.мякс. Такое ограничение позволяет исключать перегрев сегмента во время импульса тока. Второе очевидное ограничение (t/пр.и/пр.и)/

Важнейший параметр, определяющий расчет элементов схемы мультиплексного управления, - прямое напряжение элемента 7-88 163



U„p.w при заданном токе через элемент /пр.и - /пр.и.ном берется из типичной ВАХ.

Универсальность и высокая экономическая эффективность мультиплексного управления позволили уже на ранних стадиях разработки ПЗСИ предположить, что оптимальной коммутацией элементов в многоразрядных знаковых индикаторах является перекрестная: индивидуальные выводы одноименных сегментов всех разрядов соединяются параллельно и образуют набор из тс строк. Общие выводы Np разрядов образуют набор из Пс столбцов. При этом общее число внешних выводов у многоразрядных знаковых индикаторов резко сокращается и составляет Пс+Шс.

Мультиплексная схема управления реализована в отечественной микросхеме К564ИК2 [191], предназначенной для управления б-разрядным сегментным индикатором и способной синтезировать Л6 различных символов. Схема содержит дешифратор двоичного кода, генератор тактовых импульсов, делитель частоты на 5 с преобразователем и дешифратором. Дешифратор двоичного кода преобразует входной двоичный сигнал в сигнал управления анодами индикатора. Делитель частоты на 5 предназначен для преобразования внутреннего кода в сигналы двоичной системы, ис-

ды5ор разряда (запись)

ЗУПВ1

Выбор строки I (считывание)

ЗУПВЖ

ЗУПВШ

% перенос i

\ \ \ \ w \ \ \

3"

/

8"

2"

в"

V"

i

P Ы

Рис. 9.5. Мультиплексное управление с памятью 194



.пользуемые для управления внешним демультиплексором; дешифратор предназначен для подключения одного из 5 разрядов в соответствии с внутренним состоянием делителя.

Рассмотренная схема мультиплексного управления при всех ее преимуществах обладает существенным недостатком: чем больше количество разрядов в дисплее, тем больше величина /пр.и через сегмент индикатора. Поскольку конкретный тип ПЗСИ характеризуется предельным /пр.и.макс, то, казалось бы, существует принципиальное ограничение на максимальное количество разрядов в дисплее (или столбцов в экране). Известна [103], однако, схема мультиплексного управления с памятью (рис. 9.5), свободная от указанного недостатка и позволяющая конструировать дисплеи, табло и экраны на основе ПЗСИ на неограниченное число разрядов (столбцов), в которой для каждого типа ПЗСИ на /пр.и.макс устанавливаются определенные ограничения.

Рассмотрим работу этой схемы на примере управления табло, собранного из трех модулей экрана (I-III) с количеством элементов в модуле 8X8.

Работа схемы происходит в 8 циклов. В течение первого цикла сканирующее устройство СУ выбирает первую строку и через ключ строк КС подключает соответствующие элементы табло. Одновременно с этим по команде СУ производится последовательный выбор одного из трех запоминающих устройств с произвольной выборкой {ЗУПВ111...3УПВ1) и информация, преобразованная в ДДК-дешифратора ПЗУ, через сдвиговые регистры CP1U...CPI и ключи столбцов КСШ... КС1 поступает на вход соответствующей последовательности столбцов (J"...8"; Г...8; 1...8).

В результате работы схемы в течение первого цикла продолжительностью ?вкл последовательно высвечивается информация первой строки.

В течение последующих семи циклов последовательно подключаются строки 2...7 и светятся соответствующие элементы табло. После высвечивания последней строки вся последовательность циклов повторяется с частотой /=100 Гц (для исключения «мерцания»).

Продолжительность импульса свечения каждого элемента табло составляет вкл» (1/тс/)-Пс/о, где гПс - число строк; «с - полное число столбцов в табло; - тактовое время перемещения информации между соседними ячейками сдвигового регистра. Импульсный ток через элемент

(9.1)

Для достижения средней силы света /ср/имин и гарантированной однородности свечения элементов индикатора б/,,эл величина /пр.ср выбирается потребителем в пределах /пр.мин/?гс<С •</пр.ср<;/пр.макс. В соответствии С выражснием (9.1) разработчик должен обеспечить работоспособность прибора при пр.и.макс 5=S ,тс/пр.макс И длительности импульса тока не менее llfmcfn 7* , 195



0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 [63] 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78



0.0118
Яндекс.Метрика